Dirección Nacional de Servicios Académicos Virtuales
Ir al contenido
Ir al Sitio Web de la Universidad Nacional de Colombia
Ir al Inicio de Univirtual
jseslavag@unal.edu.co
TEL. 3165000
Ext. 11126
Visite la Hoja de vida del docente en el sistema CVLAC(COLCIENCIAS)
Facultad
Ingeniería
Departamento
Ingeniería Electríca y Electrónica
Sede
Bogotá

Johan Sebastian Eslava Garzon

Perfil Profesional

Ir al Inicio de la Página

2009 Profesor, Universidad Nacional de Colombia, Bogotá, Departamento de Ingeniería Eléctrica y Electrónica; 2004-2006 Profesor, Escola Politécnica, Departamento de Engenharia de Sistema Eletrônicos; 2004, Doctorado, Universidad de Sao Paulo, Engenharia Elétrica; 2003, Maestria, Universidad de Sao Paulo, Engenharia Elétrica; 2001, Pregrado, Universidad Nacional de Colombia, Bogotá, Ingeniero Eléctrico

Areas de Investigación

Ir al Inicio de la Página
  • Arquitecturas de sistemas electrónicos embarcados
  • Metodologías de diseño de sistemas microelectrónicos (SoC)

Publicaciones

Ir al Inicio de la Página
Publicaciones Internacionales
  • M STRUM, JOHAN SEBASTIAN ESLAVA GARZON, W CHAU, "A multi-scenarios TLM performance analysis for on-chipcommunication sructure design" En: Estados Unidos. 2008. Evento: The IASTED International conference on circuits and systems Ponencia:A multi-scenarios TLM performance analysis for on-chipcommunication sructure design
  • JOHAN SEBASTIAN ESLAVA GARZON, "Implementación del modulo de control y comunicación de un microsensor que soporte el protocolo Bacnet" En: Colombia. 2000. Evento: VI Workshop Iberchip Ponencia:Implementación del modulo de control y comunicación de un microsensor que soporte el protocolo Bacnet
  • M STRUM, JOHAN SEBASTIAN ESLAVA GARZON, W CHAU, "Performance evaluation in communication design exploration for SoC design" En: Perú. 2007. Evento: XIII Workshop Iberchip Ponencia:Performance evaluation in communication design exploration for SoC design
Publicaciones Nacionales
  • M STRUM, JOHAN SEBASTIAN ESLAVA GARZON, W CHAU, "A System-Level design methodology for on-chip communication structures using TLM levels: MaLOC" En: Colombia. 2007. Evento: 2nd Colombian Workshop on Circuits and Systems Ponencia:A System-Level design methodology for on-chip communication structures using TLM levels: MaLOC
  • L ANDRADE, JOHAN SEBASTIAN ESLAVA GARZON, IVAN JARAMILLO JARAMILLO, "Descripción de Conversores Análogo -Digitales" En: Colombia. 2001. Evento: III Simposio de Desarrollo de Electrónica y Telecomunicaciones en Colombia Ponencia:Descripción de Conversores Análogo -Digitales

Asignaturas

Ir al Inicio de la Página

Distinciones

Ir al Inicio de la Página
  • Beca de estudios de Maestria,CNPq - de 2001

Participaciones en Eventos

Ir al Inicio de la Página
  • The IASTED International conference on circuits and systems, 2008
  • 2nd Colombian Workshop on Circuits and Systems, 2007
  • XIII Workshop Iberchip, 2007
  • XI Workshop Iberchip, 2005
  • X WorkShop de Iberchip, 2004
  • III Simposio de Desarrollo de Electrónica y Telecomunicaciones en Colombia, 2001
  • VII Workshop Iberchip, 2001

Enlaces favoritos

Ir al Inicio de la Página
Usted está visualizando este mensaje porque su navegador no soporta hojas de estilos, para navegar correctamente usted requiere IE 5.x, NS 6.x, Mozilla 1.x ó superior.